職缺概要
薪資
面議
產業類別
半導體製造業, 被動電子元件製造業, 光電材料・元件製造業, 其他
工作内容
【職務說明】
本職位主要負責 Memory PHY 與 Controller IP 相關的 RTL 設計工作。
工程師需負責 PHY 內部邏輯子模組的設計與開發,包含 RTL 實作、功能驗證以及時序與功耗約束設定。
此職務需與 設計驗證(DV)、韌體以及實體設計團隊 密切合作,確保 RTL 設計在功耗、效能與晶片面積(PPA)方面皆達到設計目標。
理想人選需具備扎實的 RTL 設計基礎、時序分析能力以及良好的設計方法論,並能透過系統化的除錯、腳本工具與流程優化,推動設計順利完成與收斂。
【工作內容】
1. 模組負責與 RTL 設計實作
・負責 Memory PHY 或 Controller IP 指定邏輯子模組的設計與開發
・與 PHY 與整體晶片設計團隊合作進行 RTL 設計、程式碼審查與整合
・確保設計符合系統架構規格與程式撰寫規範
・理解 PHY 與韌體之間的互動,包括訓練(training)、校準(calibration)與初始化流程
・開發本地測試平台(testbench),進行子模組的功能驗證
・與 DV 工程師合作除錯模擬失敗案例,分析波形並找出邊界情境問題的根本原因
2. 行為模型建立與驗證支援
・建立並維護 PHY 子模組的行為模型(Behavioral Model)
・透過既有的等價性檢查流程(LEC / FEV),確保行為模型與電路設計的一致性
・隨設計或架構變更即時更新模型
3. 時序與功耗約束定義
・參與建立與驗證子模組或整體 PHY 的SDC(時序約束)與 UPF(功耗意圖)檔案
・驗證約束條件的正確性,並確保設計能順利交接給STA 與實體設計團隊
4. 靜態驗證(Lint / CDC / RDC)
・執行子模組與整體 PHY 的 Lint、CDC、RDC 檢查
・檢視並除錯相關違規問題,並在必要時提供技術合理的 waiver
・協助設計團隊理解並解決 RDC 相關問題
5. 程式碼覆蓋率與 Waiver 管理
・協助 DV 團隊完成 Code Coverage 收斂
・分析未被測試覆蓋的區域,提出測試建議並建立合理 waiver
・參與覆蓋率審查並追蹤簽核(sign-off)進度
應徵條件
應徵條件
【必須條件】
・英語:初級商業程度準(TOEIC約600分以上)
・電機工程、電子工程、電腦工程或相關科系畢業
・5年以上 RTL 設計經驗,具高速 IP(如 PHY 或 Controller 子系統)開發經驗
・熟悉 Verilog / SystemVerilog,具備可綜合(synthesis-friendly)的 RTL 編碼能力與功能建模經驗
・具備 CDC / RDC、Lint、STA、UPF 以及行為模型建立相關經驗
・熟悉模擬與波形分析工具,例如 Verdi、SimVision、DVE
・具備扎實的 時序分析、同步設計與低功耗設計技術知識
・具備腳本開發能力(Tcl、Python 或 Perl)以支援自動化或流程開發
【期望人物形象】
・具備良好的團隊合作、溝通能力與跨部門協作能力英文
B/初級商業程度
其他語言
-
其他資訊
福利制度
【法定項目】
・依照馬來西亞當地法定制度
【公司福利】
・年假:14天起
・病假:14天起
・醫療保險
・牙科/眼科補助:每年 RM500
・門診補助:每年 RM1,000
・績效獎金
・年度調薪就業類型
全職
工作時間
8:30 ~ 17:30
假日
週休二日
職業類別
請登入。