【遠端】Design Verification Engineer(ASIC)-馬來西亞IC設計企業ID:19398

面議其他約4小時 前

職缺概要

  • 薪資

    面議

  • 產業類別

    半導體製造業, 被動電子元件製造業, 光電材料・元件製造業, 其他

  • 工作内容

    【職務說明】
    加入我們,一同引領電路工程的革新。這個職位適合渴望與公司一同成長的人才,能夠面對複雜技術挑戰並開創下一世代電路的前沿解決方案。

    亦歡迎 Junior 及應屆畢業生應徵。

    對於職涯初期的工程師而言,這將是一個能在資深工程師指導下成長的絕佳機會。

    【Junior 初級 工作內容】
    • 使用先進 CMOS 技術與 EDA 工具設計並實作高速介面與複雜混合訊號電路。
    • 設計 IO 電路模組,例如補償電路、參考電壓、發射器與接收器。
    • 子模組包含但不限於高速序列化與反序列化器、高速電平轉換器、predriver、driver、Feed Forward Equalization、DFE、CTLE。
    • 電路模組需通過嚴格的品質與可靠度驗證,如 EM-IR、Aging、Overstress。
    • 執行初步 SI(Signal Integrity)分析並建立 IBIS/IBIS-AMI 模型。
    • 使用 Prime-Time 或同等方法完成 Timing closure。
    • 負責序列與並列介面相關設計。
    • 與 Mask 設計工程師密切合作完成實體設計,並協助進行矽晶評估。

    【Senior 資深 工作內容】
    • 使用先進 CMOS 技術與 EDA 工具設計並實作高速介面與複雜混合訊號電路。
    • 設計 IO 電路模組,例如補償電路、參考電壓、發射器與接收器。
    • 子模組包含但不限於高速序列化與反序列化器、高速電平轉換器、predriver、driver、Feed Forward Equalization、DFE、CTLE。
    • 電路模組需通過嚴格的品質與可靠度驗證,如 EM-IR、Aging、Overstress。
    • 執行初步 SI(Signal Integrity)分析並建立 IBIS/IBIS-AMI 模型。
    • 使用 Prime-Time 或同等方法完成 Timing closure。
    • 負責序列與並列介面設計。
    • 與 Mask 設計工程師密切合作完成實體設計,並協助進行矽晶評估。
    • 進行架構研究、電路設計與模擬、Floor-planning、指導 Mask 設計工程師、可靠度驗證與晶片 bring-up。

應徵條件

  • 應徵條件

    【共同必須條件】
    ・英語:初級商業程度準(TOEIC約600分以上)
    ・電機、電子工程相關科系畢業

    【Junior 必須條件】※歡迎新鮮人
    ・具備使用 FinFET 技術與 EDA 工具進行電路設計的相關知識。
    ・畢業專題與電路設計相關。
    ・修習過電路設計相關課程或專題。
    ・了解電晶體運作原理。
    ・能與 Mask/Layout 設計工程師密切合作以完成實體設計。

    【Senior 必須條件】
    ・5年以上 IO 電路設計相關工作經驗。
    ・熟悉使用 FinFET 技術與 EDA 工具進行電路設計。
    ・具 IO 電路設計經驗,包括但不限於 DDR4/5/6、HBM3/4、LPDDR4/5X、UCIE、MIPI、LVDS。
    ・具備序列與/或並列介面設計經驗。
    ・了解電晶體運作原理。
    ・能與 Mask/Layout 設計工程師密切合作以完成實體設計。
    ・具備團隊合作與指導能力。
    ・Senior 職級需參與架構設計。

    【期望人物形象】
    ・具備良好的團隊合作、溝通能力與跨部門協作能力

  • 英文

    B/初級商業程度

  • 其他語言

    -

其他資訊

  • 福利制度

    【法定項目】
    ・依照馬來西亞當地法定制度

    【公司福利】
    ・年假:14天起
    ・病假:14天起
    ・醫療保險
    ・牙科/眼科補助:每年 RM500
    ・門診補助:每年 RM1,000
    ・績效獎金
    ・年度調薪

  • 就業類型

    全職

  • 工作時間

    8:30 ~ 17:30

  • 假日

    週休二日

  • 職業類別